来金梅
发表时间:2014-10-20 阅读次数:1074次

博士、教授、博士生导师

 

研究方向:

  • 可编程、可重构系统芯片架构、设计实现方法研究
  • 可编程、可重构系统芯片软件算法、设计实现技术研究
  • 低功耗、高性能、高容量可编程逻辑器件结构、设计实现方法研究
  • 低功耗、高性能、高容量可编程逻辑器件软件算法、设计实现技术研究
  • 可编程逻辑器件架构、阵列单元和工具链的研究与设计实现技术
  • 嵌入式可编程逻辑器件 IP 核及其软件系统
  • 可编程逻辑器件抗辐照技术研究
  • 可编程逻辑器件自动化测试方法研究
  • 可重构、可进化FPGA电路研究

 

主讲课程:

  • 集成电路设计导轮,研究生
  • VLSI系统设计导轮,研究生
  • 信号与系统,本科生
  • 集成电路设计透视,书院新生研讨课

 

科研课题:

  • 国家高技术研究发展计划(863 计划),可编程逻辑器件架构、阵列单元和工具链的研究与设计实现技术,2012
  • “核高基”重大专项---嵌入式可编程逻辑阵列IP核,2009
  • 国家自然科学基金项目,平台FPGA器件的结构设计实现方法研究,2009
  • 国家自然科学基金项目,新型FPGA结构模型和设计方法研究,2008
  • 国家重点实验室重点项目---多核、可重构平台FPGA研发,2008
  • 国家高技术研究发展计划(863 计划),一种新型的可重构、可进化FPGA电路结构,2007
  • 自主FPGA技术开发研究---国家预先研究项目,2006
  • FPGAIP核版图自动生成方法研究,上海市应用材料研究与发展基金项目,2005
  • CMOS RF IC设计技术研究,上海市应用材料研究与发展基金项目,2003
  • FPGA芯片及其软件系统建议书,与Synopsys公司合作项目,2004
  • FPGA芯片及其软件系统,与Synopsys公司合作项目,2005

 

近期论文(部分):

  • Chun Zhu, Jian Wang, Jinmei Lai,A Novel Net-Partition-Based Multithread FPGA Routing Method,23rd international conference on field programmable logic and applications, FPL 2013 , Porto,Portugal,Sept.2-4,2013
  • Jinsong Mao, Haijiang Ye, Hao Zhou, Jinmei Lai,,FPGA BITSTREAM COMPRESSION AND DECOMPRESSION,ACM/SIGDA International Symposium on Field-Programmable Gate Arrays (FPGA 2013),
  • FU Yong,WANG Chi ,CHEN Liguang, LAI Jinmei,A Full Coverage Test Method for Configurable Logic Blocks in FPGA ,电子学报:英文版,2013年第3期
  • Wang, Zhen, Xie, Ding, Lai Jinmei,FPGA interconnect architecture exploration based on a statistical model,21st International Conference on Field Programmable Logic and Applications, FPL 2011, pp 447-452, 2011/9/5
  • Duan, Xueyan, Wang, Liyun, *Lai Jinme,Effect of charge sharing on the single event transient response of CMOS logic gates,Journal of Semiconductors, 32(9), pp 095008-1-095008-6, 2011
  • Xie, D; Lai, JM; Tong, JR, Research of Efficient Utilization Routing Algorithm for Current FPGA, CHINESE JOURNAL OF ELECTRONICS, 2010, 19(1) 
  • 谢丁, 邵赟, 来金梅, 王健, 陈利光, 王元, 俞建德,FDE2009 software system for programmable logic device with hierarchical architecture ,Tien Tzu Hsueh Pao/Acta Electronica Sinica, 38(5), pp 1136-1140, 2010
  • 余建德, 谢丁, 邵赟, 王健, 陈利光, 来金梅, 童家榕,Min-loop-maximization method on FPGA routing resources architecture design,Jisuanji Fuzhu Sheji Yu Tuxingxue Xuebao/Journal of Computer-Aided Design and Computer Graphics, 22(6), pp 934-942, 2010.
  • Jinmei Lai,A Flexible Bit-Stream Level EHW Platform Based on FPGA,NASA/ESA Conference on Adaptive Hardware and Systems, July 29 – August 1, 2009,Moscone Convention Center,San Francisco,California, USA
  • WU Fang, ZHANG Huowen, DUAN Lei,LAI Jinmei, WANG Yuan, TONG Jiarong A Delay-Optimized Universal FPGA Routing Architecture,ASP-DAC 2009,14th Asia and South Pacific Design Automation Conference,Jan. 19-22 2009,Pacifico Yokohama, Yokohama, Japan

 

联系方式:
通信地址: 张衡路825号复旦大学张江校区微电子系楼229房间(邮编201203)
电话:021-51355237,021-51355209-872
Email: jmlai@fudan.edu.cn
  
              

Copyright © 2014 上海市浦东新区张衡路825号微电子楼  邮编:201203

电话:021-51355200  E-mail:asic@fudan.edu.cn